loading...

jueves, 29 de julio de 2010

Dispositivo ofrece alta estabilidad para módulos de memoria. SN74SSQE32882 búfer registrado de 28 bits a 56 bits de

DALLAS (15 de abril de 2008) - Texas Instruments (TI) (NYSE: TXN) anunció hoy primera versión de producción completa la industria de una fase de bucle cerrado (PLL) integrado DDR3 registro para registrados de módulos de memoria en línea dual (RDIMMs). Este dispositivo permite la estabilidad del sistema a través de la reloj constante y demora salida sobre la variación de temperatura y voltaje. El apoyo de rango cuádruple de chip único ahorra espacio en placa general y reduce el consumo de energía en los servidores, estaciones de trabajo y equipos de almacenamiento de información. (Consulte www.TI.com/sn74ssqe32882-PR .)




El
SN74SSQE32882 búfer registrado de 28 bits a 56 bits de opera en VDD de 1,5 V y es compatible con funciones de paridad para asegurar la fiabilidad. Proporciona flexibilidad mediante el apoyo a alta velocidad de datos de 800 Mbps a 1.333 Mbps y puede soportar hasta 72 DRAM en un módulo.
Otras características claves incluyen lo siguiente:

  • CKE apague

  • Registro de control de modo

  • Control de fuerza de controlador de salida

  • Frecuencia de funcionamiento: 300 a 670 MHz
SN74SSQE32882 supera los requerimientos para la estabilidad de temperatura y voltaje definidas por el Consejo de ingeniería conjunta de Electron Device. Esto asegura la confiabilidad en sistemas de servidores de alto rendimiento.

"La TI se complace en ofrecer el primer registro de DDR3 calificado y totalmente compatible con el mercado," dijo Nick Hassan, director general de TI de la interfaz y reloj de grupo de productos.
"Al trabajar con socios líderes en la industria, TI ha diseñado la SN74SSQE32882 a superar las rendimiento estricta y requisitos de estabilidad de los sistemas de DDR3."



El
Soluciones DDR facilitan el diseño
Registro de DDR3 de TI se agrega a una cartera completa de líderes DDR2 registra y PLL dispositivos tales como el CDCUA877 y SN74SSTUB32866. Además, los controladores de TPS51116 y TPS51100 CC/CC reducen significativamente el número de componentes externos compatibles con todos los requisitos de administración de energía para los sistemas DDR.
Disponibilidad
El SN74SSQE32882 está disponible ahora en un MicroSt de 176-ball

No hay comentarios:

Publicar un comentario