loading...
Mostrando entradas con la etiqueta Electronica PCB. Mostrar todas las entradas
Mostrando entradas con la etiqueta Electronica PCB. Mostrar todas las entradas

lunes, 15 de noviembre de 2010

ZESTRON LATINA PRESENTA SU MÁS RECIENTE TECNOLOGÍA DE FAST ® BASADOS EN AGENTES DEFLUXING - ATRON ® AC 207

 

ATRON CA ® 207 es un FAST ® producto de limpieza, basados en la tecnología diseñada específicamente para funcionar en niveles de baja concentración. El producto fue desarrollado para mejorar el rendimiento de la limpieza, y el baño de la vida tradicional de productos de limpieza, surfactante basado y es muy suave en metales sensibles. ATRON CA ® 207 puede ser utilizado en procesos con alta presión y medianas empresas en línea, así como sistemas de limpieza de lotes.

Tabla 1: Principales características del producto ATRON ® AC 207

Específicamente diseñado para ser usado en spray-en lotes de aire y los procesos en línea, el rendimiento de limpieza de ATRON CA ® 207 fue evaluado durante los extensos ensayos de limpieza realizadas en técnica ZESTRON en los Centros, así como en extensas pruebas de compatibilidad de materiales y las evaluaciones de limpieza en el fabricante de militares de limpieza procesos.


Figura 1: Antes de limpiar con ATRON ® AC 207 - residuos visibles alrededor de las articulaciones de la soldadura.

Se confirmó que los niveles de CA ATRON ® 207, ofrece excepcional de compatibilidad de los materiales sobre los materiales sensibles, tales como aluminio, cobre, níquel y otros mientras se mantiene líder en la industria de eficacia de lavado se espera de un producto de tecnología de FAST ® a concentraciones tan bajas como 5%! 


Figura 2: no hay resultados visibles después de la limpieza con ATRON ® AC 207, el 15% de concentración.


Ventajas en comparación con otros productos de limpieza surfactante:
- Formulación suave y bajas concentraciones de funcionamiento, demostrando un nivel superior de compatibilidad de los materiales.
- Excelente rendimiento de limpieza, incluso a bajas concentraciones y temperaturas.
- Permite una extracción más rápida, de una gran variedad de los residuos más reciente flujo de sin plomo y eutéctica.
- Baño Excepcionalmente duradero de 3 a 10 veces, que los tradicionales productos de limpieza basados en tensioactivo.
- Fórmula suave, para hojas juntas de soldadura brillante y luminoso, sin entorpecimiento de esperar.
- El agente de limpieza, es a base de agua y biodegradable, con una vida útil mínima de 5 años, si se almacenan en contenedores sellados de fábrica. 


domingo, 14 de noviembre de 2010

Electrónica del PCB. Marshall Matters:. El Proyecto de Gestión del Valor, Parte I

Información general
stephen100x108.jpg
Fabricación de PCB es una industria global impulsada por la tecnología. La velocidad de avance de la tecnología puede ser problemática en un entorno orientado a la producción. La filosofía de negocios que "la producción es lo primero" es un grito de guerra universal a la acción, pero también es un mantra conveniente para ignorar la realidad del mercado global de hoy. La realidad es que la
producción no es suficiente, la calidad no es suficiente y el rendimiento no es suficiente.


Históricamente, la calidad de un PCB ha sido definida por la conformidad con las especificaciones y el cumplimiento de las normas. Procesos y procedimientos están diseñados en consecuencia. Con demasiada frecuencia, los sistemas de gestión de calidad se construyen para pasar las auditorías en lugar de gestionar la calidad. El resultado es un despilfarro burocrático que agrega costo sin agregar valor y es fácilmente ignorado cuando se percibe que impiden la producción.
Hoy en día, el mercado es el árbitro final de la vida de una empresa o la muerte y la decisión se basa en el valor. El valor de un PCB es
inversamente proporcional a su costo.
 Los sistemas heredados de
gestión de calidad se centran en cuestiones de conformidad y cumplimiento sin tratar directamente con los costos (también conocido como la productividad).
 Planificación sobre la forma de lograr tanto la calidad y el valor es un proyecto que requiere una gestión calificada la creación de soluciones sostenibles. El plan de calidad debe crear valor y requiere un compromiso de gestión ejecutiva para la gestión y mantenimiento. Este artículo explora algunas de las cuestiones que una empresa puede encontrar mientras planificación de la calidad utilizando una metodología de gestión de proyectos. La información es mi interpretación de la materia y se proporciona sólo como referencia.
El Proyecto de Gestión del Valor
Un proyecto puede ser descrito como un esfuerzo temporal emprendido para crear un producto único servicio o resultado. Este proyecto describe una solución teórica a una situación hipotética. Durante una reunión de examen de la gestión, el Presidente / CEO de Electronics XYZ expresa su preocupación por el aumento de los costos y dificultades resultados de la productividad. El Gerente de Calidad de los estados que el sistema de gestión de la calidad se basa en el plan de calidad para lograr la inscripción a la norma de calidad hace nueve años. El grupo de gestión ejecutiva decide actualizar el sistema de la empresa de gestión de calidad y autoriza un proyecto para desarrollar un nuevo plan para mejorar la productividad y menor coste.
El proyecto se denomina Gestión del Valor. El presupuesto estimado es de 120.000 dólares con una estimación de finalización de 90 días. Cuestiones Marshall es nombrado director del proyecto por el Presidente y Director General. Este artículo proporciona mi punto de vista de las fases de iniciación y planificación de la gestión del proyecto.

El director de proyecto

El Gerente de Proyecto (PM), se aplica el conocimiento, habilidades, herramientas y técnicas para las actividades del proyecto para satisfacer los requerimientos del proyecto. Hay por lo menos nueve áreas de necesidades de recursos:
  • Gestión de Proyectos de Integración;
  • Proyecto Gestión del Alcance;
  • Proyecto de Gestión del Tiempo;
  • Proyecto de Gestión de Costes;
  • Proyecto de Gestión de la Calidad;
  • Proyecto de Gestión de Recursos Humanos;
  • Proyecto de Gestión de las Comunicaciones;
  • Proyecto de Gestión de Riesgos, y
  • Proyecto de Gestión de Compras.
Marshall ha estado en la compañía durante años de trabajo en numerosos puestos. También ha recibido entrenamiento formal del proyecto de gestión. Un conocimiento PM - aprobado por la dirección ejecutiva y autorizada para gestionar el proyecto - es un gran lugar para comenzar.
El ciclo vital del proyecto
Un ciclo de vida del proyecto se divide en fases que se utilizan para iniciar, planificar, ejecutar y cerrar el proyecto. La fase de iniciación se sienta las bases para el éxito del proyecto, definiendo claramente los objetivos, las expectativas y los resultados finales.
Primera etapa: Iniciación 
La fase de iniciación es utilizada por la PM para identificar a los interesados de alto nivel, evaluar las necesidades del proyecto y las oportunidades, evaluar los beneficios y costes financieros, determinar los objetivos y las correspondientes necesidades de recursos y articular el alcance del proyecto, analizar las limitaciones del proyecto y definir los resultados finales. El alcance del proyecto se ve afectado por la cantidad de recursos disponibles y la asignación de tiempo. Este concepto se denomina la "triple restricción". Un cambio en una restricción de las influencias de los otros dos. Equilibrio de estas limitaciones es una actividad continua durante todo el proyecto. Nuestras limitaciones son un programa de noventa días y un presupuesto de $ 120.000. El alcance del proyecto y sus resultados deben encajar dentro de esas limitaciones. Un error común es subestimar las necesidades de recursos y las limitaciones de tiempo.



Segunda etapa: Planificación
Análisis de las actividades de la Fase Uno se utiliza para planificar el proyecto. El primer ministro crea una estructura de división del trabajo (EDT) utilizados para realizar las estimaciones de trabajo, identificar los recursos apropiados, construir un programa, y estimar los costos del proyecto. La estructura de división del trabajo es una descomposición jerárquica orientada a entregar el trabajo a ser ejecutado por el equipo del proyecto. La Tabla 1 muestra una EDT para el Proyecto de Gestión del Valor. Subdivide los requisitos de trabajo en los niveles con cada nivel descendente representa definición cada vez mayor de trabajo detallado del proyecto.





Cuadro 1: Desglose por ejemplo la estructura de trabajo.


Los resultados principales definir el alcance del proyecto. La cuenta de control es el nivel de informes de gestión y es donde los costos son acumulados y controlados. El trabajo y nivel de paquete de planificación es donde el trabajo es asignado y supervisado. Es el nivel básico para hacer frente a los horarios, el costo y los recursos necesarios. El paquete de planificación ha conocido los requisitos de trabajo sin programación detallada.



La EDT identifica los paquetes de trabajo que se componen de actividades que especifique el trabajo necesario para completar el proyecto.
Actividades a ser la base para estimar la programación, el costo y los recursos necesarios para la planificación de la gestión de proyectos. Lista de planificación determina el tiempo necesario para completar el proyecto y aclara las relaciones entre los paquetes de trabajo.




Herramientas de programación
Una herramienta de programación utilizada es un diagrama de red. Un diagrama de red muestra la relación cronológica entre las actividades programadas. Los paquetes de trabajo en el PEP se detallan y el número de días para cada elemento se define, así como las actividades anteriores que requiere la terminación antes de que arranque. Paquetes de trabajo se dividen en las actividades, las actividades se utilizan para crear el calendario. La Tabla 2 muestra los paquetes de trabajo del proyecto transformado en un diagrama de red.


Marshall Figure 2.jpg
Tabla 2: La transformación de la PEP en un diagrama de la red.


Análisis de los diagramas de red se puede utilizar para calcular "flotar", que es la cantidad de tiempo que una actividad puede retrasarse sin afectar la fecha de finalización del proyecto y la "ruta crítica", que muestra el más largo de todos los caminos a través del
proyecto, el tiempo más corto para completar el proyecto, y la ruta con la menor cantidad de tiempo que flotan. Otras herramientas incluyen la programación de Gantt, calendarios de proyectos y Listas de Milestone.
Estimación
de Costos y Presupuestos Determinar
¿Cuánto costará el proyecto? La determinación de un presupuesto del proyecto requiere un número de entradas. El alcance, la PEP, el horario, plan de recursos, gestión de riesgos, el medio ambiente de la empresa y todos los activos de la organización tienen componentes de costos que deben incluirse en el presupuesto del proyecto. Componentes de costos incluyen los costos directos, como el trabajo (internos y contratados), material, equipo, honorarios, viajes, imprevistos, etc, y los costos indirectos (gastos generales), como administrativa, beneficios sociales, la investigación y desarrollo, etc
Tres niveles de las estimaciones se utilizan. El orden de magnitud estimación se utiliza cuando sólo información muy básica está disponible o requerida. El rango de precisión aceptable es 75%, -25%. La estimación presupuestaria se utiliza cuando el objetivo se define y componentes del coste se identifican. El rango de precisión aceptable es de +25%, -25%.El cálculo definitivo se utiliza cuando la información detallada se encuentra disponible para las secciones o partes del proyecto total. El rango de precisión aceptable es de +10%, -5%.
Varias técnicas son usadas para estimar. Estimación detallada requiere respuestas a las siguientes preguntas:
  • ¿Qué trabajo se hará?
  • ¿Cuando se va a hacer?
  • ¿Quién va a hacer (qué categoría de trabajador) y cuánto tiempo se tarda en hacerlo?
  • ¿Cuál es la tasa de pago para cada categoría?
  • ¿Qué materiales y subcontratos se necesitan?
  • ¿Cuánto cuestan?
  • ¿Cuáles son los costos indirectos?
  • ¿Cuánto riesgo están implicados y  cuál es el costo de la mitigación?
En proyectos en los que estas respuestas no se pueden definir una serie de herramientas de análisis pueden ser utilizadas para la estimación de ellos. El uso de medias, la dispersión de medición, análisis gráfico, la progresividad y la utilización de las relaciones son efectivos los recursos de estimación.
Planificación de Recursos
La planificación de recursos incluye la identificación, adquisición, mantenimiento y reposición de los recursos necesarios para cumplir los objetivos del proyecto. Un "Roles y Responsabilidades Matrix" se utiliza para planificar las necesidades de recursos humanos. La Tabla 3 muestra estos requisitos para el Proyecto de Gestión del Valor

Marshall Figure 4.jpg







Tabla 3: Funciones y Responsabilidades de Matrix.


La información contenida en la matriz identifica horas a la actividad por individuo para determinar el tiempo y componentes del coste.
Planificación de la Gestión de Riesgos
El riesgo es un elemento de incertidumbre que pueden afectar a los objetivos del proyecto. La planificación de la gestión de riesgos se compone de seis procesos que incluyen:
  • Identificar los riesgos;
  • Realizar un análisis cualitativo de riesgos;
  • Realizar un análisis cuantitativo de riesgos;
  • Planificación de la gestión del  riesgo;
  • Planificación de respuesta al riesgo, y
  • Seguimiento y control de los riesgos.
Estrategias de respuesta a los riesgos de amenazas incluyen: 
  • Acéptalo y planificar cómo tratar con él;
  • Mitigar por la reducción del impacto;
  • Transferirlo a otra parte, y
  • Evitar que mediante la eliminación de la causa.
Planificación de las compras
La adquisición de materiales, servicios y / o personas externas al equipo del proyecto requiere de la PM a actuar como el cliente para determinar el tipo de contrato, precio fijo, reembolso de gastos o el tiempo y los materiales, preparar los documentos de contratación y selección del contratista y / o vendedor . Los documentos de contratación se utilizan para solicitar propuestas, tales como una solicitud de información (RFI), una solicitud de propuesta (RFP) y una solicitud de cotización (RFQ).Estos documentos proporcionan la información necesaria para evaluar y elegir a un contratista y negociar o adjudicación del contrato.
Planificación de la calidad
El objetivo principal es determinar qué normas se aplican y que parámetros se utilizarán para medir los objetivos del proyecto.
El Plan de Gestión de Proyectos
El Proyecto de Plan de Gestión proporciona la hoja de ruta para la fase de ejecución del proyecto. Es una recopilación de elementos de decisión clave, los detalles del proyecto de referencia y los planes subsidiarios que se ocupan con los cambios en los componentes del proyecto. Se incluyen las decisiones clave necesarias para definir los ciclos de vida, actividades personalizadas, procesos, herramientas y técnicas, la integridad de referencia y evaluaciones clave. En él se definen las líneas de base del proyecto para medir el calendario, coste y rendimiento alcance del proyecto y todas las subsidiarias de los planes mencionados en este artículo.
Manténgase en sintonía para las fases III y IV: Aplicación de entrada y salida en Cerrar.





Stephen J. Marshall es el Gerente de Ventas Nacional de Calumet Electronics Corporation y ha estado en la compañía desde 1993. Durante ese tiempo, él ha estado involucrado en una variedad de actividades relacionadas con las especificaciones de rendimiento y calidad. Con un asiento de primera fila a varios eventos de cambio de la industria, incluyendo la conversión de los datos de producción electrónica, el busto de dot.com, el crecimiento de la SMT, la introducción de RoHS y la recesión económica actual, Marshall está bien calificado para hacer frente a la conformidad con incluyendo las
especificaciones de la CIP-6011, el IPC 6012, MIL-PRF-31032 y-PRF-5510 de rendimiento y calificación de las especificaciones MIL y cumplimiento de las normas incluidas ISO9001, AS9100 y Nadcap. Para ponerte en contacto con Stephen, haga clic aquí. Para
acceder a él blog de Esteban, haga clic aquí.

miércoles, 1 de septiembre de 2010

Electrónica. La segunda ola de la tecnología de envasado 3D: PoP


01-09-2010 

 


Resumen Ejecutivo
Paquete en paquete (PoP), la tecnología, es la segunda ola de la tecnología de envases en 3D. Fue desarrollada para atender la necesidad de una alternativa más eficiente, en la  tecnología de envasado. PoP, permitió la integración de la lógica y los chips de memoria, en el factor de un  paquete de la misma forma, sin la logística y los problemas relacionados con la empresa que participan con una lógica de memoria apilados.
Mario A. Bolaños, Texas Instruments Inc., Dallas, Texas, EE.UU.
El continuo crecimiento del consumo, y productos portátiles de electrónica, ha llevado a la necesidad de tecnologías que permitan los nuevos envases reduciendo el  factor de forma, y la miniaturización. Con base en la capacidad de entregar estos atributos, las nuevas tecnologías de envases, como los paquetes escala de la viruta (CSP) y el nivel de obleas, los  paquetes a escala de chip (WL -CSP) [1 ], han experimentado un fuerte crecimiento. También hay gran demanda de innovaciones que se aprovechan, de la integración de componentes múltiples en el mismo paquete la utilización, de la tercera dimensión (3D) para atender las necesidades de estas aplicaciones.
La evolución de la tecnología de envasado en 3D, se ha producido en fases. La primera ola surgió cuando varios chips, se apilan en el mismo paquete. Su crecimiento inicial y el éxito llegó de la necesidad de apilar varios dispositivos, de memoria en el mismo paquete, sobre todo para apoyar la creciente demanda de requisitos, ricos en memoria de los teléfonos móviles y dispositivos electrónicos portátiles.
La segunda ola de envases en 3D, es el paquete -en- paquete (PoP). En este artículo, se describen las características PoP, y  los retos claves, tales como, las cuestiones de paquete, de control de la deformación durante el proceso de reflujo. En él se explica cómo este problema se agrava, en los nuevos requisitos, se incluyen en PoPs, como la reducción del espesor total del paquete, mayor nivel de compresión, al ser apiladas sobre el paquete de la lógica de fondo, los niveles más altos de densidad y el número de pines, y la reducción de la altura, tanto en la parte inferior BGA, y el paquete de arriba. Soluciones para abordar estas cuestiones también se propone [1 ].
La evolución en la tecnología de envasado
Figura 1, se explica la transición de los paquetes individuales, para múltiples paquetes de morir y el impacto de la miniaturización y la integración [ 2].

 

 

 

Figura 2 . Pyramid apilados paquete de morir.

 

Las estrategias de integración han permitido nuevos avances en la miniaturización, de la tecnología de envasado. Innovaciones adicionales que se aprovechan de la tercera dimensión (3D), como a través de vías de silicio (TSV), ofrecerá una alternativa de interconexión, como lo es el método para pila de fichas, una encima de otra, o para crear SoC, con tecnologías heterogéneas, lo que en última instancia, puede convertirse en la tercera ola del envasado de 3D, y el surgimiento pleno de la era de la mega- integración [ 2].
Primera ola de 3D embalaje: paquetes apilado
Hay muchas posibles configuraciones de paquetes, con apilados. Algunos múltiples paquetes de diferente tamaño, apilados unos encima de otros, en una pirámide tipo de formato. Otras configuraciones de uso del mismo tamaño, apilados unos encima de otros ( Figs. 2 y 3) [ 2]. Además, hay alternativas de apilamiento, que implican diferentes tamaños, que requieren colgado  entre la parte superior e inferior. En todos los casos, el adelgazamiento, la vinculación del alambre y viruta de tirón, con sus correspondientes separadores. La necesidad de apoyar la creciente demanda de requisitos ricos en memoria de los teléfonos móviles, y dispositivos electrónicos portátiles impulsaron el crecimiento inicial y el éxito de los paquetes apilados y la capacidad de la tecnología de pila de varios dispositivos de memoria en el mismo paquete.

 

.

También hay algunos productos que requieren chips lógicos, para el apilado con chips de memoria, sin embargo, estos productos no logran el mismo éxito, que apilar chips de memoria. Es importante entender, sin embargo, que este desafío no es necesariamente técnico, sino el resultado de la logística, y el modelo de cadena de suministro de negocios

 

Figura 3. Mismo tamaño mueren más pirámide apilados paquete de morir.

 

Para explicar con más detalle, no todos los proveedores de chips lógicos, tienen chips de memoria en su cartera de productos, que requieren complejos acuerdos de contratación con proveedores, de chips de memoria, que incluye la garantía de calidad, pruebas eléctricas y el conocido los  buenos mueren. Este desafío también se crea una falta de flexibilidad, de abastecimiento de chips de memoria de consumo general en algunos casos. La falta de suficientes paquetes de chips, herramientas de co-diseño, afectando también la capacidad de rampa de productos, al mercado en el momento adecuado. El resultado final fue mayor costo del producto, y las limitaciones de tiempo de salida al mercado, en un segmento de mercado que no pueden tolerar los retrasos de introducción de productos.
La necesidad de abordar estas cuestiones, al integrar la lógica y los dispositivos de memoria en el mismo paquete, dirigidos al desarrollo de una nueva solución, paquete en paquete (PoP) de tecnología [ 2].
Segunda fase de 3D embalaje: PoP
Tecnología PoP, surgió de la necesidad de desarrollar una tecnología de envasado más eficiente, para integrar chips lógicos, y chips de memoria en el factor paquete, misma forma sin tener que lidiar con la logística, y las cuestiones relacionadas con la empresa que participan con una lógica de memoria, con diversos paquetes. Texas Instruments fue el que instrumento el desarrollo de la tecnología de Pop, y ha tenido PoP, en volumen de producción, durante al menos cinco años.
En términos de estructura, el paquete de abajo sirve para los chips de lógica, que podría ser un paquete único chip, o una combinación de chips lógicos, utilizando la mayoría la unión de alambre, para interconectar el chip al sustrato, pero el  más recientemente flip chip, es el que se está utilizando. Este paquete podría manejar el I específicas de E / S, y los altos requisitos pin, cuenta de la lógica de productos, incluyendo la matriz de paso fino de bolas (BGA), de segundo nivel de interconexión a la placa base, si es necesario. El factor de forma del paquete de la lógica de fondo, sigue los estándares JEDEC, que, básicamente, asegura que el factor de forma del paquete total, incluyendo el de arriba, se reunirá paquete JEDEC tamaño corporal y el tono BGA, al igual que cualquier otro chip único paquete ( Fig. 4) [ 3].
 

 

Figura 4 . a) paquete en paquete ( PoP ) - varios paquetes en la parte inferior , y b ) del paquete en el paquete ( PoP ) - dos paquetes apilados sobre el paquete inferior.

 

El paquete superior está reservado para los chips de memoria, y en la mayoría de los casos hay múltiples chips de memoria apilados según los requisitos del producto. Esta configuración permite una alternativa conocida, mueren bueno (good die alternative ) por el paquete de memoria, apilados mueren (stacked die memory  ), porque puede ser probado por los proveedores de memoria antes de la integración con el paquete de la lógica de fondo.
La conexión entre la parte superior e inferior de paquetes, se realiza a una serie de almohadillas situadas en la periferia de la parte inferior del paquete de montaje estándar, de superficie utilizando el flujo de montaje y soldadura, de un solo paso del proceso de reflujo, o que tiene lugar simultáneamente con el conjunto del paquete inferiores a la placa base. Esto es posible, porque el paquete de memoria apilada muere normalmente, y tiene el número de pines muy bajos que pueden ser acomodados en la periferia del paquete inferior. Uno de los principales requisitos, es evitar que cualquier compuesto molde o cargue de menos contaminación en el área asignada, a la interconexión periférica pastillas, en el paquete inferior. De lo contrario existe el riesgo de pérdidas para montaje de superficie, de montaje de rendimiento, al conectar el paquete superior con el paquete inferior.
PoP, ha tenido mucho éxito en el mercado, alcanzando tasas de crecimiento muy elevadas. Pero antes de su crecimiento, hay cuestiones tales como las cuestiones, paquete de control de la deformación durante el proceso de reflujo, a superar. El control estricto del proceso es necesario para mantener la superficie de monte, de muy alto rendimiento de montaje, cuando se conecta el paquete inferior a la placa base.
Ha habido mucho trabajo en la industria para optimizar la lista de materiales utilizados, para construir estos paquetes a fin de minimizar la deformación. El Montaje superficial de tecnología de montaje (o tecnología de montaje superficial, SMT), es una preocupación inicial de esta tecnología de paquetes, pero que ahora se practica en todo el mundo como un proceso estándar en la industria de fabricación, por contrato y los principales fabricantes de equipos originales (OEM).
Este problema se agravará como requisitos nuevos, se incluyen en los COP, tal como la reducción del espesor total del paquete, mayor nivel de morir al ser apiladas sobre el paquete de la lógica de fondo, los niveles más altos de densidad y el número de pines, las reducciones de pitch BGA, en la parte inferior y superior del paquete .
Algunas de las alternativas consideradas para abordar las cuestiones de control, incluyen la deformación más delgadas mueren, más delgado sustratos, película delgada mueren al adjuntar, cuidadosamente diseñado con materiales de las propiedades del material correcto, más delgadas tapas de molde, y flip chip, de interconexión con el fin de facilitar la interconexión bajo stand off, entre el chip y el sustrato . Investigación y desarrollo de todas las variables que contribuyen a la distorsión y el éxito del paquete de montaje SMT seguir mejorando el rendimiento del Pop [4].
Conclusión
La industria de los semiconductores, se ha beneficiado mucho del crecimiento y el éxito de los consumidores y productos portátiles de electrónica. La avanzada tecnología de apilamiento de envases, con, la integración y las tecnologías 3D, ha llevado a los altos niveles de integración y miniaturización, que el mercado requiere. PoP, junto con el paquete de obleas de escala, y de cuatro planas sin un paquete de plomo (QFN), han sido los paquetes de mayor éxito de la industria durante la última década, y su éxito se extenderá en esta década.
 

 

 

Figura 5 . envases evolución de la tecnología 3D .

 

La industria está en medio de la era de la tecnología 3D de envases, y probablemente en la cima de la segunda ola de 3D, era de la tecnología de envases ( PoP ), a medida que continúa a desarrollar y adoptar la tecnología de envasado evolucionando desde las primeras fases de la tercera ola de 3D, Técnica de embalaje ( TSVs ) (Fig. 5).

Referencias

1. Mario A. Bolaños, "Análisis de Integridad de energía y gestión de circuitos integrados, "Ed . Nair Raj y Donald Bennett (ISBN 0137011229 ), Educación Pearson ( Prentice Hall Profesional ) , Cap. 10, p. 1 (2010 ) .

2. Ibíd. , p. 2.

3. Ibíd. , p. 3.

4. Ibíd. , p. 4.

Biografía

Mario A. Bolaños recibió su BSEE y BSBA de Colegio Jesuita (UCA ) , El Salvador, y EMBA de la U. de Texas en Dallas y es el encargado de la investigación de envases, estratégica y la colaboración externa de Texas Instruments , Inc., 13536 TI Boulevard, MS940 , Dallas , Texas, 75243 , tel. : 972-995-7666 , correo electrónico m-bolanos-avila@ti.com.

martes, 24 de agosto de 2010

Electrónica. PCB. Inductancia capacitor de paso , la tercera parte

Inductancia capacitor de paso , la tercera parte

Mi columna anterior , capacitor de paso Inductancia, la segunda parte de la Muestra una de varias capas de condensadores cerámicos, mediante la conexión a una placa de circuito impreso, que es el ciclo actual. Ahora, cuando el anterior capitulo, nos fuimos a la inductancia del capacitor de paso,  vamos a utilizar las mismas cifras para explicar la posibilidad de definiciones diferentes.

En esta columna, vamos a ver la inductancia del anillo, también conocida como inducción.

El condensador, se instala en la almohadilla, en la superficie del PCB. Para simplificar, sólo muestra la capacitancia de la placa de circuito, para conectar las dos capas.

iii Istvan fig1.jpg

Figura 1, izquierda: una sección transversal de capacitor de paso instalado. A la derecha: las contribuciones dela bobina de inductancia . La línea roja representa la corriente de bobina .

Es más fácil de entender, si tenemos en cuenta la inductancia de la bobina a lo largo de la definición completa . Esto se llama (no es de extrañar), inductancia de la bobina. A veces también se conoce como inducción, ya que se instala en la estructura de un dispositivo de usuario, proporciona todos los inductores. la inductancia de la bobina es importante, por ejemplo, cuando necesitamos de la frecuencia resonante de la serie (SRF), o para dos valores diferentes de condensadores o inductores, y condensadores para conectar la alimentación / capacitancia estática a tierra, para proporcionar una estimación precisa razonable.

Por desgracia, la inductiva  capacitiva  tiene propiedades únicas, ademas depende en gran medida, en el formulario de usuario (articulaciones trayectoria de vuelo, la soldadura y por diseño ).

La figura 2, es un dieléctrico con un espesor de 10 Mill, y dos valores diferentes de inducción, instalado en un 5 "x 5 "FR -4 plano, 1uF 10 mOhm capacitor de paso analógico, anti -resonancia descripción: 1 nH de (azul locus de color) y 3NH (verde de la pista) . Negro dijo que no hay condensador, en el plano de impedancia . Alta y baja frecuencia, poca diferencia inductiva. La inductancia de baja frecuencia, es la capacitancia de 1uF, que es el control reactancia del condensador. A frecuencias muy altas, la impedancia depende del modo de la resonancia de la superficie.

iii Istvan fig2.jpg

Figura 2, la capacitancia y la inductancia de potencia plano con 1NH o 3NH, estilo anti -resonancia entre el condensador de bypass.

En este caso, el inductivo y más de dos años de mayor frecuencia y variación de la capacidad inductiva, está relacionado con todas las de conversión de frecuencia de resonancia, tres a un valor inferior. Cuando seguimos el eje de frecuencias a los diferentes valores de los condensadores, dispuestos en una línea cuando la SRF, la SRF para la aproximación de condensadores de impedancia multipolar, es un parámetro muy importante. El Gráfico del condensador anti -resonancia, es muy importante, (como la figura 2 también ilustra este punto), el aumento de  inductiva por el plomo, a un mayor y más alto pico de Q de impedancia. Por lo tanto, desde un punto de vista del diseño para entender esta parte del inductor, es muy importante y muy útil.

La medición directa de la inducción no es fácil. Sin embargo, podemos obetener indirectamente a través de dos frecuencias discretas,  medidas inductivas  a su vez, de la SRF o un plano de la capacitancia  estática y capacidad para el cálculo de los anti- resonancia. No necesitamos una placa de conexión, para medir los componentes estáticos del plano capacitancia; circuito normal en la figura 2, casi 2.4nF. Entonces, podemos instalar el condensador, y midiendo la frecuencia de anti-resistencia. A continuación, el mapa tiene un valor pico de la pista azul de la anti -resonancia a 100 MHz. A partir de esta frecuencia máxima, y un condensador 2.4nF, para calcular el inductor planar de la  bobina estática está muy cerca de 1NH .

iii Istvan formula.jpg

En la siguiente columna, vamos a examinar otra definición posible de la inductancia de condensadores de bypass.

Istvan Novak es un distinguido ingeniero de Oracle , que realice un servidor de gama media, la señal de la integridad y el diseño de energía y el desarrollo de nuevas tecnologías.

jueves, 19 de agosto de 2010

IPC- 7351B Actualizaciones Componentes Requisitos de montaje

IPC- 7351B Actualizaciones Componentes Requisitos de montaje
Miércoles, 18 de agosto 2010 | Costlow Terry , el IPC



Uno de los mayores desafíos que enfrentan los desarrolladores impreso tablero es la creación de la plataforma de montaje o de la tierra que coinciden con los patrones de montaje de superficie requisitos de los componentes de terminación. El estándar recientemente revisado ofrece a los usuarios una gran flexibilidad ya que determinan las tierras conductor para conectar cualquier tipo de componente de las placas de circuito utilizado en aplicaciones tan diversas como teléfonos móviles y aviones de combate.

IPC acaba de publicar la revisión B del IPC- 7351 , Requisitos genéricos para el montaje superficial estándar de diseño y la Tierra de patrones . La norma ofrece a los diseñadores y fabricantes de placa impresa información actualizada sobre los diversos requisitos de geometrías patrón de la tierra para todo tipo de componentes activos y pasivos diseñados para montaje en superficie . También se incluye información que proporciona recomendaciones de diseño para crear los mejores posibles articulaciones entre las terminaciones de soldadura de componentes y estas tierras .

El IPC- 7351 se ha actualizado para la nueva superficie de montaje de las familias de componentes, tales como condensadores electrolíticos de aluminio ; diodo pequeño esbozo , el plomo plana y el transistor pequeño esquema , plano de plomo; y plana de doble dispositivos sin plomo. paquetes de la red convencional como los arreglos también se han actualizado , al igual que los conectores. Más de 5.000 componentes de uso común que permiten detectar el estándar, y el uso de normas similares de la fiabilidad de formación conjunta también se puede aplicar a las piezas no normalizados.

Estas actualizaciones de una de las normas más populares de la CIP vienen con grandes cambios . Todos los cuadros y gráficos se han revisado y varias fotos nuevas se han añadido . Los modelos matemáticos fueron reelaborados también , al igual que algunas de las explicaciones en el documento. "El padstack convenciones de nombres están también completamente nuevo, " dijo Tom Hausherr , EDA Biblioteca de producto de Mentor Graphics Corporation y miembro de la Subcomisión de Asuntos IPC 1-13 Patrón Tierra la que se aprobó la norma.

IPC- 7351B actualizaciones de un documento que fue revisado por última vez en 2007. La realización del Rev B tan sólo tres años después de Rev A de relieve la creciente tasa de cambio en la industria electrónica, Hausherr señaló . Durante una vida de 18 años , el predecesor de la CIP - 7351 rara vez se experimentó cambios . IPC- SM -782 , que se completó en 1987, no pasó por una revisión hasta el año 1999 . Se quedó en papel hasta el año 2005 , cuando fue sustituido por la primera versión de la CIP - 7351 .

No es sólo la velocidad que ha cambiado . La nueva norma también es más complejo, con tres patrones de la tierra por componente físico entre los que elegir el más adecuado , dependiendo de la densidad del componente de la asamblea. IPC- SM -782 sólo tenía un patrón de la tierra por componente.

Los patrones de la tierra frente a tres aplicaciones diversas. Las empresas tienen el control de sus selecciones de estas normas y se pueden modificar para satisfacer los requisitos del producto .

El primero fue creado para dispositivos móviles como teléfonos celulares y cámaras de video . Este enfoque de los diseños de alta densidad se llama al medio ambiente, ya que cuenta con los tamaños más pequeños de la tierra. Eso significa que van a utilizar la menor cantidad de soldadura, ya que el tamaño de la tierra determina la cantidad de soldadura que se pueden utilizar. El segundo, llamado el medio ambiente nominal, se desarrolló para sistemas utilizados en entornos controlados , como oficinas de . Incluye dispositivos de consumo, como impresoras y equipos de audio casero . entornos difíciles , incluidos los entornos militares y confiable como productos médicos son el centro del estilo de la tierra tercer patrón . El ambiente más " "utiliza un mayor volumen de soldadura de los componentes a que se adhieran de manera que puedan sobrevivir choques y de vibración en aplicaciones .


"Es algo así como poner más pegamento en algo, por lo general tiene más cola un poco más fuerte ", dijo Hausherr . "Cuando usted está diseñando algo que se somete a una gran cantidad de estrés , como las vibraciones de un motor a reacción o la lavadora , que quiere asegurarse de que no es suficiente para soldar en la asamblea que los accesorios son adecuados. "

La norma también incluye una calculadora de la Tierra de patrones que ayuda a los desarrolladores a crear geometrías de la tierra para estos componentes sin un montón de entrada de datos aburrido. Esta herramienta , junto con una más eficaz asistente de Tierra de patrones que pueden ser obtenidas por licencia de Mentor Graphics, será detallado en un artículo que aparecerá en esta página web la semana que viene .

Para aquellos interesados en aprender más sobre IPC- 7351 , y el IPC Hausherr Director de Transferencia de Tecnología , Dieter Bergman, impartirá un curso de 29 de septiembre 2010 08 a.m.-11 a.m. en Rosemont , Illinois en el Donald E. Stephens Convention Center . Regístrate el 27 de agosto de 2010 y ahorrar un 20 % en las tarifas de registro.

Para obtener más información, visite www.ipc.org.

Essemtec a Cobra Premier SMD Placer en SMTAI

Martes, 17 de agosto 2010 | Essemtec



ScreenShot008.jpgEssemtec introduce un nuevo estándar para la alta velocidad , ensamblaje de productos electrónicos de alta -flex. Cobra es el primer sistema de SMD pick- and-place para combinar las ventajas de un altamente flexible pick- and-place con el rendimiento de un aluvión de múltiples ejes. Desde 24 hasta 28 octubre 2010 , este nuevo desarrollo será debutó al mercado de EE.UU. en la exposición y conferencia SMTAI en Orlando , Florida.

El SMD pick- and-place a menudo es considerado el corazón de la producción electrónica. calidad Por lo tanto, deben ser fiables , de alta y permiten una adaptación flexible a la carga real de producción . El nuevo Cobra pick- and-place de Essemtec Suiza ha sido desarrollado para satisfacer estos requerimientos mejor que ninguna otra máquina en el mercado, y viene en un diseño moderno.

Cobra está equipado con lo mejor que la unidad de hoy y las tecnologías de materiales tienen que ofrecer. Los motores lineales , un bus de alta velocidad y sistema de procesamiento de señales, partes de fibra de carbono y una base de minerales compuestos son una selección de las muchas características que hacen Cobra rápido , fiable y extremadamente precisa. Cobra ofrece una ubicación de la cabeza 8- ejes en los que cada uno de los ejes puede colocar toda la gama de componentes que va desde 01.005 hasta 100 mm x 150 mm. zona de ubicación se especifica en 23,6 x 23,6 " y la velocidad de colocación está valorada en 20.000 cph (CIP -9850 ) . Cobra no sólo es rápido , pero flexible.

La capacidad del alimentador de la Cobra es enorme. Aunque es una máquina en línea, que puede albergar hasta 240 componentes al mismo tiempo. Alimentadores son inteligentes y pueden ser cambiados mientras la máquina está funcionando. Por lo tanto , el tiempo de transición entre puestos de trabajo se elimina y la producción puede hacer uso máximo de su capacidad de producción . Otra característica que apoya rápida de Cobra y seguro de cambio es el sistema eplace nueva operación.

inspira a los operadores eplace así como el proceso y los representantes de la producción. Se trata de una interfaz intuitiva y fácil de usar interfaz gráfica, optimizado para sistemas de entrada de la pantalla táctil . Su misión es verificar todas las entradas del operador y si es necesario que se proponga mejores valores o preste una ayuda en línea. eplace cuenta con una simplicidad y seguridad que nunca antes se había visto en una máquina de pick- and-place .

El nuevo Cobra ofrece una tasa de colocación más alta , mayor capacidad de alimentación, mayor precisión y una zona de colocación superior a otras máquinas pick- and-place . Alimentadores de otros sistemas Essemtec pick- and-place , como el CSM, y la serie FLX Paraquda son compatibles con el Cobra , haciendo más fácil para cambiar o mejorar .

Cobra es fabricado en Suiza y probados con los más estrictos estándares de calidad. Se adapta a los más altos requisitos de calidad y fiabilidad de hoy y es una de las máquinas más precisas y modernas del mundo . Además, es una buena inversión porque va a enfrentar los desafíos de la industria electrónica en el futuro.

Para una demostración en vivo , visite el stand de Essemtec en ANTM Internacional de 24 a 28 octubre 2010 en Orlando , Florida.




Acerca de Essemtec



El fabricante suizo de máquinas Essemtec es líder de mercado en la fabricación de sistemas de producción flexibles para los usuarios industriales . Essemtec ha venido desarrollando, Impresoras de fabricación y comercialización de equipos y máquinas para todos los procesos en la industria electrónica desde 1991: , distribuidores , selección y del lugar y los sistemas de soldadura. Los sistemas manuales , semiautomáticos y totalmente automático están disponibles. La gama de productos también incluye sistemas de transporte y almacenamiento, así como soluciones de software para la planificación , la optimización de la simulación y la documentación de fabricación. Todos los sistemas están optimizados para Essemtec la máxima flexibilidad. El usuario puede cambiar de un producto a otro en muy poco tiempo , aprovechando así al máximo la capacidad de producción disponible. Para obtener más información, visite
www.essemtec.com.